Ремонт принтеров, сканнеров, факсов и остальной офисной техники


назад Оглавление вперед




[93]

I2CTCTL, регистр управления передачей режиме I2C

7 6 5 4

3 2 10

I2CWORD

I2CSSELx

I2CTRX I2CSTB I2CSTP I2CSTT

rw-0 rw-0 rw-0 rw-0 rw-0 rw-0

Модифицируется, только когда I2CEN=0

I2CWORD

Режим слова I2C. Выбирается режим байта или слова для регистра данных I2C.

0- Режим байта

1- Режим слова

Режим повтора I2C

0- I2CNDAT определяет количество переданных байтов.

1- Количество передаваемых байт определяется программным обеспечением. I2CNDAT не используется.

I2CSSELx

Биты 5-4

Выбор источника тактирования I2C. Когда MST=1 и арбитраж потерян, автоматически используется внешний сигнал SCL.

00- Нет тактирования - модуль I2C неактивен

01- ACLK

10- SMCLK

11- SMCLK

Передача I2C. Этот бит выбирает функцию передачи или приема для контроллера I2C когда MST=1. Когда MST=0, бит R/W байта адреса определяет направление данных. I2CTRX должен быть сброшен для нормальной работы в режиме ведомого.

0- Режим приема. Данные принимаются на выводе SDA.

1- Режим передачи. Данные передаются на выводе SDA.

Стартовый байт. Установка бита I2CSTB при MST=1 инициирует стартовый байт когда I2CSTT=1. После инициирования стартового байта, I2CSTB автоматически очищается.

0- Нет действия

1- Отправка условия СТАРТ и стартового байта (01h), но не условия СТОП.

Бит СТОП. Этот бит используется для генерации условия СТОП. После условия СТОП бит I2CSTP автоматически очищается.

0- Нет действия

1- Отправка условия СТОП

Бит СТАРТ. Этот бит используется для генерации условия СТАРТ. После условия СТАРТ бит I2CSTT автоматически очищается.

0- Нет действия

1- Отправка условия СТАРТ


I2CDCTL, регистр управления данными I2C

76543210

Не используется

Не ис-пользуется

I2CBUSY

I2CTXUDF

I2CRXOVR

Не используется

Биты 7-6

Не используются. Всегда читаются как 0.

I2CBUSY

Занятость I2C

0- Модуль I2C свободен (в режиме ожидания - IDLE)

1- Модуль I2C занят

I2CSCLLOW

«Низкий» SCL I2C. Этот бит показывает, что ведомый удерживает линию SCL в низком состоянии, когда MSP430 ведущий, и не используется в режиме ведомого.

0- SCL не удерживается в состоянии низкого уровня.

1- SCL удерживается в состоянии низкого уровня.

Один байт данных I2C. Этот бит показывает, что содержится в регистре приема - слово или байт. Бит I2CSBD действителен только когда I2CWORD=1.

0- Слово было принято полностью

1- В I2CDR достоверен только младший байт

I2CTXUDF

Опустошение при передаче I2C

0- Опустошения нет

1- Произошло опустошение при передаче

I2CRXOVR

Переполнение при приеме I2C.

0- Переполнения при приеме не произошло.

1- Произошло переполнение при приеме.

Бит занятости I2C. Условие СТАРТ устанавливает I2CBB в 1. I2CBB сбрасывается условием СТОП или при I2CEN=0.

0- Шина I2C не занята

1- Шина I2C занята

I2CDRW, I2CDRB регистр данных I2C

15 14 13 12

Старший байт I2CDRW

rw-0 rw-0 rw-0 rw-0 rw-0 rw-0 rw-0 rw-0

76543210

Младший байт I2CDRW, байт I2CDRB

I2CDRW/I2CDRB

Биты 15-0/Биты 7-0

Данные I2C. Когда I2CWORD=1, регистр называется I2CDRW. Когда I2CWORD=0, регистр называется I2CDRB. Когда I2CWORD=1, любая попытка изменить регистр байтной командой будет безуспешной и регистр не будет обновлен.


I2CNDAT, регистр подсчета переданных байтов I2C

76543210

II2CNDATxI

I2CNDATx

Биты 7-0

Количество байтов I2C. Этот регистр обеспечивают автоматический подсчет байтов данных в режиме ведущего. В режиме слова I2CNDATx должен иметь четное значение.

I2CPSC, регистр прескалера тактирования I2C

76543210

II2CPSCxI

rw-0 rw-0 rw-0 rw-0 Модифицируется, только когда I2CEN=0

I2CPSCx

Биты 7-0

Прескалер тактирования I2C. Входная тактовая частота I2CIN модуля I2C делится содержимым I2CPSCx, обеспечивая внутреннюю тактовую частоту I2C. Коэффициент деления равен I2CPSC+1. Значения I2CPSCx > 4 не рекомендуются. Для утановки частоты SCL должны использоваться регистры I2CSCLL и I2CSCLH. 000h - Деление на 1 001h - Деление на 2

0FFh - Деление на 256

I2CSCLH, сдвиговый регистр высокого уровня сигналов тактирования I2C

76543210

II2CSCLHxI

rw-0 rw-0 rw-0 rw-0 Модифицируется, только когда I2CEN=0

I2CSCLHx

Биты 7-0

Сдвиговый регистр высокого уровня тактовых импульсов I2C. Эти биты определяют длительность высокого уровня сигнала на SCL, когда контроллер I2C находится в режиме ведущего. Длительность высокого уровня SCL составляет (I2CSCLH + 2)x(I2CPSC+1). 000h - Длительность высокого уровня SCL = 5x(I2CPSC+1) 001h - Длительность высокого уровня SCL = 5x(I2CPSC+1) 002h - Длительность высокого уровня SCL = 5x(I2CPSC+1) 003h - Длительность высокого уровня SCL = 5x(I2CPSC+1) 004h - Длительность высокого уровня SCL = 6x(I2CPSC+1)

QFFh - Длительность высокого уровня SCL = 257xI2CPSC



[стр.Начало] [стр.1] [стр.2] [стр.3] [стр.4] [стр.5] [стр.6] [стр.7] [стр.8] [стр.9] [стр.10] [стр.11] [стр.12] [стр.13] [стр.14] [стр.15] [стр.16] [стр.17] [стр.18] [стр.19] [стр.20] [стр.21] [стр.22] [стр.23] [стр.24] [стр.25] [стр.26] [стр.27] [стр.28] [стр.29] [стр.30] [стр.31] [стр.32] [стр.33] [стр.34] [стр.35] [стр.36] [стр.37] [стр.38] [стр.39] [стр.40] [стр.41] [стр.42] [стр.43] [стр.44] [стр.45] [стр.46] [стр.47] [стр.48] [стр.49] [стр.50] [стр.51] [стр.52] [стр.53] [стр.54] [стр.55] [стр.56] [стр.57] [стр.58] [стр.59] [стр.60] [стр.61] [стр.62] [стр.63] [стр.64] [стр.65] [стр.66] [стр.67] [стр.68] [стр.69] [стр.70] [стр.71] [стр.72] [стр.73] [стр.74] [стр.75] [стр.76] [стр.77] [стр.78] [стр.79] [стр.80] [стр.81] [стр.82] [стр.83] [стр.84] [стр.85] [стр.86] [стр.87] [стр.88] [стр.89] [стр.90] [стр.91] [стр.92] [стр.93] [стр.94] [стр.95] [стр.96] [стр.97] [стр.98] [стр.99] [стр.100] [стр.101] [стр.102] [стр.103] [стр.104] [стр.105] [стр.106] [стр.107] [стр.108] [стр.109] [стр.110] [стр.111] [стр.112] [стр.113] [стр.114] [стр.115] [стр.116] [стр.117] [стр.118] [стр.119] [стр.120]