Ремонт принтеров, сканнеров, факсов и остальной офисной техники


назад Оглавление вперед




[119]

Бит DAC12IFG устанавливается, когда DAC12xLSELx>0 и данные ЦАП12 защелкнуты от регистра DAC12 xDAT в защелке данных. Когда DAC12xLSELx=0, флаг DAC12IFG не устанавливается.

Установленный бит DAC12IFG показывает, что ЦАП12 готов для приема новых данных. Если установлены оба бита DAC12IE и GIE, DAC12IFG генерирует запрос прерывания. Флаг DAC12IFG не сбрасывается автоматически. Его должно сбрасывать программное обеспечение.

19.3. Регистры ЦАП12

Регистры ЦАП12 приведены в таблице 19-2.

Таблица 19-2. Регистры ЦАП12

Регистр

Краткое обозначение

Тип регистра

Исходное состояние

Управление DAC12 0

DAC12 0CTL

Чтение/запись

Сброс с POR

Данные DAC12 0

DAC12 0DAT

Чтение/запись

Сброс с POR

Управление DAC12 1

DAC12 1CTL

Чтение/запись

Сброс с POR

Данные DAC12 1

DAC12 1DAT

Чтение/запись

Сброс с POR

DAC12 xCTL, управляющий регистр ЦАП12

15 14 13 12

11 10 9 8

ЗарроезерГ DAC12SREFx

DAC12RES

DAC12LSELx

DAC12IR

rw-(0) rw-(0) rw-(0) rw-(0) 7 6 5 4

rw-(0) rw-(0) rw-(0) rw-(0)

DAC12DF

DAC12IE DAC12IFG

DAC12ENC

rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0)

Модифицируется, только когда DAC12ENC=0

Зарезервирован

Зарезервирован

Выбор опорного напряжения ЦАП12

00 - VREF+

DAC12SREFX

Биты 14-13

01 - VREF+

10 - VeREF+

11 - VeREF+


Таблица 19-2. (Окончание)

DAC12RES

Выбор разрешения ЦАП12

0- 12-разрядное разрешение

1- 8-разрядное разрешение

DAC12LSELx

Биты11-10

Выбор загрузки ЦАП12. Выбирается сигнал запуска загрузки защелки ЦАП12. Для обновления ЦАП должен быть установлен DAC12ENC, за исключением случая, когда DAC12LSELx=0.

00- Загрузка в защелку ЦАП12 выполняется при записи в DAC12 xDAT (DAC12ENC игнорируется)

01- Загрузка в защелку ЦАП12 выполняется при записи в DAC12 xDAT, или, когда используется группировка, при записи во все регистры DAC12 xDAT группы

10- Фронт сигнала c Таймера А3. Выход 1 (TA1)

11- Фронт сигнала c Таймера В7. Выход 2 (TB2)

DAC12CALON

Включение калибровки ЦАП12. Этот бит инициирует последовательность калибровки смещения ЦАП12 и сбрасывается автоматически после завершения калибровки.

0- Калибровка не выполняется

1- Инициирование калибровки / выполняется калибровка

DAC12IR

Входной диапазон ЦАП12. Этот бит устанавливает диапазон входного опорного напряжения и выходного напряжения.

0- Полный диапазон выходного напряжения ЦАП12 равен 3-х кратному опорному напряжению

1- Полный диапазон выходного напряжения ЦАП12 равен 1-но кратному опорному напряжению

DAC12AMPx

Биты 7-5

Настройка усилителя ЦАП12. Эти биты выбирают время установки в зависимости от потребляемого тока для входного и выходного усилителей ЦАП12

DAC12AMPx

Входной буфер

Выходной буфер

Выключен

ЦАП12 выключен, выход в высокоимпедансном состоянии

Выключен

ЦАП12 выключен, на выходе 0В

Низкая скорость/ток

Низкая скорость/ток

Низкая скорость/ток

Средняя скорость/ток

Низкая скорость/ток

Высокая скорость/ток

Средняя скорость/ток

Средняя скорость/ток

Средняя скорость/ток

Высокая скорость/ток

Высокая скорость/ток

Высокая скорость/ток

DAC12DF

Формат данных ЦАП12

0- Натуральный двоичный

1- Формат с дополнением до двух

DAC12IE

Разрешение прерывания от ЦАП12

0- Запрещено

1- Разрешено


DAC12IFG

Флаг прерывания ЦАП12

0- Прерывание не ожидается

1- Прерывание ожидается

DAC12ENC

Включение преобразования ЦАП12. Этот бит включает модуль ЦАП12, когда DAC12LSELx>0. Когда DAC12LSELx=0, бит DAC12ENC игнорируется.

0- ЦАП12 выключен

1- ЦАП12 включен

DAC12GRP

Группировка ЦАП12. Группируется DAC12 x с DAC12 х, имеющий следующий более высокий порядковый номер. Не используется в устройствах MSP430x15x и MSP430x16x.

0- Нет группировки

1- ЦАПы сгруппированы

DAC12 xDAT, регистр данных ЦАП12

10 9

DAC12 Data

r(0)r(0)r(0)r(0) rw-(0) rw-(0) rw-(0) rw-(0)

7654 13211

DAC12 Data

rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0)

Не используется

Биты 15-12

Не используется. Эти биты всегда равны 0 и не влияют на ядро ЦАП12.

Данные ЦАП12

Биты 11-0

Данные ЦАП12

Формат данных ЦАП12

Данные ЦАП12

12-разрядный двоичный

Данные ЦАП12 выровнены по правому краю. Бит 11 является старшим значащим битом (MSB).

12-разрядный с дополнением до двух

Данные ЦАП12 выровнены по правому краю. Бит 11 является старшим значащим битом MSB (знак).

8-разрядный двоичный

Данные ЦАП12 выровнены по правому краю. Бит 7 является старшим значащим битом (MSB). Биты 11-8 не имеют значения и не влияют на ядро ЦАП12.

8-разрядный с дополнением до двух

Данные ЦАП12 выровнены по правому краю. Бит 7 является старшим значащим битом MSB (знак). Биты 11-8 не имеют значения и не влияют на ядро



[стр.Начало] [стр.1] [стр.2] [стр.3] [стр.4] [стр.5] [стр.6] [стр.7] [стр.8] [стр.9] [стр.10] [стр.11] [стр.12] [стр.13] [стр.14] [стр.15] [стр.16] [стр.17] [стр.18] [стр.19] [стр.20] [стр.21] [стр.22] [стр.23] [стр.24] [стр.25] [стр.26] [стр.27] [стр.28] [стр.29] [стр.30] [стр.31] [стр.32] [стр.33] [стр.34] [стр.35] [стр.36] [стр.37] [стр.38] [стр.39] [стр.40] [стр.41] [стр.42] [стр.43] [стр.44] [стр.45] [стр.46] [стр.47] [стр.48] [стр.49] [стр.50] [стр.51] [стр.52] [стр.53] [стр.54] [стр.55] [стр.56] [стр.57] [стр.58] [стр.59] [стр.60] [стр.61] [стр.62] [стр.63] [стр.64] [стр.65] [стр.66] [стр.67] [стр.68] [стр.69] [стр.70] [стр.71] [стр.72] [стр.73] [стр.74] [стр.75] [стр.76] [стр.77] [стр.78] [стр.79] [стр.80] [стр.81] [стр.82] [стр.83] [стр.84] [стр.85] [стр.86] [стр.87] [стр.88] [стр.89] [стр.90] [стр.91] [стр.92] [стр.93] [стр.94] [стр.95] [стр.96] [стр.97] [стр.98] [стр.99] [стр.100] [стр.101] [стр.102] [стр.103] [стр.104] [стр.105] [стр.106] [стр.107] [стр.108] [стр.109] [стр.110] [стр.111] [стр.112] [стр.113] [стр.114] [стр.115] [стр.116] [стр.117] [стр.118] [стр.119] [стр.120]