Ремонт принтеров, сканнеров, факсов и остальной офисной техники


назад Оглавление вперед




[1]

напряжение низкого уровня. Выходов у RS-триггера также два: прямой (единичный) Q и инверсный (нулевой) Q. Таблица состояний RS-триггера приведена на рис. 8,в. Следует отметить, что наличие напряжений низкого уровня на обоих входах триггера данного типа является запрещенной комбинацией, так как состояние триггера для этого случая после снятия сигналов будет неопределенным.

В телевизионных играх часто используется разновидность RS-триггера, выполненного на микросхемах D1 (К136ЛАЗ) и D2 (К136ЛН1) (рис. 9) . Триггер устанавливается в состояние логической единицы в момент совпадения сигналов xw х2 на элементе D1.1. В исходное состояние триггер возвращается импульсом, сформированным по срезу входного отрицательного импульса х3. С прямого выхода триггера снимается положительный импульс требуемой длительности.

D-триггер. Характерная особенность D-триггера - наличие у него лишь одного информационного входа. Сигнал на выходе триггера в текущем такте повторяет значение сигнала на входе D в предыдущем и сохраняет его до следующего такта. Другими словами, D-триггер задерживает на один такт информацию на входе D.

Рис. 9. Принципиальная схема RS-триггера, часто применяемого в телевизионных играх, и временная диаграмма его работы

U=LJ L

Рис. 10. Условное изображение комбинированного D-триггера и временная диаграмма его работы

fc4 JfttJ

с

Рис. 11. Схема соединения D-триггера для работы в счетном режиме и его временная диаграмма

Условное обозначение комбинированного D-триггера типа К136ТМ2 приведено на рис. 10. Триггер данного типа помимо информационного входа D имеет динамический тактовый вход С (вход синхронизации) . Входы S и R - входы асинхронной установки D-триггера в единичное и нулевое состояние. Управление по входам S и R ничем не отличается от аналогичного управления в асинхронном RS-триггере. В телевизионных игровых


приставках D-триггер используется исключительно в счетном режиме. Счетный режим достигается в результате соединения D-входа с инверсным выходом триггера. При этом каждый импульс на входе синхронизации будет вызывать изменение состояния триггера, поскольку сигнал на входе D будет всегда противоположен сигналу на единичном выходе. Схема включения D-триггера в счетный режим и временная диаграмма его работы приведены на рис. 11. Счетный триггер является счетчиком с коэффициентом пересчета 2 или, что то же самое, делителем частоты на 2.

Л736TBI

Рис. 12. Условное изображение и временная диаграмма работы комбинированного JK-триггера

JK-триггер. JK-триггер является универсальным. Условное обозначение комбинированного JK-триггера на микросхеме типа К136ТВ1 приведено на рис. 12. Входы S и R - асинхронные установочные, подобные установочным входам в D-триг-гере (см. рис. 10). При наличии сигнала на входе синхронизации (вход С) входы J, объединенные по схеме И, играют роль входа S, а входы К, также объединенные по схеме И, - роль входа R. Запись по входам J и К производится по срезу импульса синхронизации. При наличии единичных сигналов на входах J и К сигнал на входе синхронизации инвертирует выходное состояние JK-триггера. Так, если на выходе JK-триггера было состояние логического нуля, то после действия сигнала синхронизации на данном выходе установится логическая единица и наоборот.

Счетчики

Двоичный четырехразрядный счетчик (рис. 13). Счетчик импульсов (делитель частоты) - это устройство, предназначенное для счета числа импульсов, поступающих на его вход. Счетчик, выполненный на микросхеме К133ИЕ5, состоит из отдельного триггера со счетным входом и трех последовательно соединенных таких же триггеров, образующих счетчик с коэффициентом пересчета 8. Если соединить выводы 12 и 1, то можно получить счетчик с коэффициентом пересчета 16, работающий в коде 1 - 2 - 4 - 8. Триггеры счетчика устанавливаются в состояние нуль при подаче положительных сигналов на входы Ro счетчика (выводы 2,3) . Полярность входных счетных импульсов, подаваемых на входы С1 и С2, положительная. Триггеры счетчика переключаются по срезу входных счетных импульсов.

k13zke2.

с I»

1

:

*

8

о. и,

ft.

Рис. 13. Условное изображение двоичного четырехразрядного счетчика и временная диаграмма его работы


Двоично-десятичный четырехразрядный счетчик (рис. 14). Счетчик выполнен на микросхеме К133ИЕ2 и состоит из отдельного счетного триггера и трех последовательно соединенных таких же триггеров с обратными связями, образующих счетчик с коэффициентом пересчета 5. При объединении выводов 12 и 1 счетчик обеспечивает коэффициент пересчета 10. Счетчик устанавливается в состояние логического нуля при подаче на входы Ro (выводы 2,3) напряжения высокого уровня (логической единицы) . Установка счетчика в состояние 1001 в телевизионных играх не используется. Полярность входных счетных импульсов на входах С1 и С2 положительная. Счетчик работает в коде 1 - 2 - 4 - 8.

Четырехразрядный двоичный реверсивный счетчик (рис. 15) .Счетчик выполнен на микросхеме К133ИЕ7. Он работает в коде 1 - 2 - 4 - 8 с коэффициентом деления 16. В отличие от рассмотренных ранее счетчиков, данная микросхема имеет большее число входов и выходов. Вход Ro служит для установки счетчика в исходное (нулевое) состояние. На вход С при этом должно быть подано напряжение высокого уровня. Установка счетчика в состояние логического нуля производится при подаче положительного сигнала на вход R,,. В остальное время работы на входе R,, должно быть напряжение низкого уровня. Предварительная запись в счетчик любого числа от 0 до 15 по входам D1, D2, D4, D8 (D8 - старший разряд) возможна при подаче на вход С отрицательного импульса.

а

«а

Рис. 14. Условное изображение двоично-десятичного счетчика и временная диаграмма его работы

-

+!

:

Чж •0}

Рис. 15. Условное изображение и временная диаграмма работы двоичного реверсивного счетчика



[стр.Начало] [стр.1] [стр.2] [стр.3] [стр.4] [стр.5] [стр.6] [стр.7] [стр.8] [стр.9] [стр.10] [стр.11] [стр.12] [стр.13] [стр.14] [стр.15] [стр.16] [стр.17]