Ремонт принтеров, сканнеров, факсов и остальной офисной техники


назад Оглавление вперед




[29]

it.BmA

2.BmA

-2.BmAH

-l.unfl+-----------------,-----------------~i-----------------т-----------------1------------------1

BU1.UU2.BU3.BUIt.BU5.eu

□ HC)

U(OUT)

Рис. 3.47 Фазовый портрет генератора в режиме самовозбуждения

При сопротивлении резистора R > 442 Ом колебания в схеме затухают, что можно увидеть при моделировании переходного процесса (рис.

3.48).

3.0U

2.BU-I

1 .BUn

0S

□ U(OUT)

б Bus

Tine

Рис. 3.48. Затухающий процесс на конденсаторе при включении схемы


Построенный, как и выше, фазовый портрет представляет собой закручивающуюся спираль (рис. 3.49), что и говорит о затухании колебаний.

3.ВтА -

R=443 0m, Е=ЗВ

2. ВтА -]

1 . ВпП

-1 .Bmfl+--------------,---------------,--------------т--------------г--------------1--------------Ч

BUB.5U1.BU1.5U2.BU2.5U3. 0U

□ 1(C)

U(OUT)

Рис. 3.49. Фазовый портрет генератора в режиме затухания колебаний

3.7. Исследование работы четырехразрядного двоичного счетчика

Пример реализации четырехразрядного счетчика-делителя приведен на рис. 3.50. Каждый разряд этого счетчика собран на синхронном D триггере 7474 и представляет собой делитель на 2. Инверсный выход каждого триггера соединен со входом синхронизации следующего разряда.

Q0

0>

DSTM1 CLK

РИ П Г>-

TRY"

D

Q

CLR

Q1

Jt TRY"

D

Q

jCLK Qp° CLR

Q2

TRY"

D

Q

jCLK Q CLR

Q3

Л TRY"

D

Q

jjCLK Q CLR

DSTM2

RESET

Г

Г

Г

1 I

U1A 7474

U2A 7474

U3A 7474

U4A 7474

Рис. 3.50. Схема четырехразрядного счетчика

Последовательность синхроимпульсов CLK организована с помощью цифрового генератора DSTM1 (DigClock) со следующими настройками: DELAY = 400ns; ONTIME = 200ns; OFFTIME = 800ns. Сигнал сброса (RESET)


формируется генератором DSTM2 (STIM1) с параметрами: с командами переключения 1 - (0s 0), 2 - (100ns 1).

Для моделирования работы этой схемы обязательно надо промаркировать те узлы, напряжения в которых нас будут интересовать, чтобы облегчить работу в программе Probe (см. п. 1.2.4.). На рис. 3.50 эти цепи обозначены: CLK, RESET, Q0, Q3.

После завершения работы программы расчета PSpice открывается пустое окно программы Probe, куда и заносим (см. п. 2.2.2) диаграммы сигналов CLK, Q3, Q2, Q1 и Q0. Кроме этого добавляем диаграмму состояния выходной шины OUT, перечислив в фигурных скобках все выходные сигналы и указав имя шины: {Q3 Q2 Q1 Q0};OUT .

12us

16US

2 Bus

Рис. 3.51. Переходные процессы в четырехразрядном двоичном счетчике

Из диаграммы работы видно (см. шину OUT), что после каждого импульса CLK состояние счетчика увеличивается на 1.

RESET CLK Q3 Q2 Q1 qe OUT

1 .392US

RESET CLK Q3 Q2 Q1

qe

OUT

2.385US

1.4BBus

1 .41 Bus

1.42 Bus Tine

а

1.43 Bus

2.4BBus

2.41 Bus

2.42 Bus

2.43 Bus

Tine

1.44BUS 1.450us

2.44Bus

Рис. 3.52. Детальное рассмотрение процесса переключения

Однако детальное рассмотрение процесса переключения, для чего необходимо воспользоваться пиктограммой ?У, показывает, что переключение из состояния "1" в "2" происходит не сразу, а через состояние "0" (рис.

б



[стр.Начало] [стр.1] [стр.2] [стр.3] [стр.4] [стр.5] [стр.6] [стр.7] [стр.8] [стр.9] [стр.10] [стр.11] [стр.12] [стр.13] [стр.14] [стр.15] [стр.16] [стр.17] [стр.18] [стр.19] [стр.20] [стр.21] [стр.22] [стр.23] [стр.24] [стр.25] [стр.26] [стр.27] [стр.28] [стр.29] [стр.30] [стр.31] [стр.32] [стр.33] [стр.34] [стр.35] [стр.36] [стр.37] [стр.38] [стр.39] [стр.40]